ddrКомпания Terasic анонсировала новый отладочный набор на базе СнК Intel Arria 10 SoC  - HAN (High performance Automotive and Networking) Pilot Platform.
Отладочный набор ориентирован на разработку высокопроизводительных встраиваемых промышленных приложений.
Основные компоненты, установленные на плате отладочного набора:
  • СнК Intel Arria 10 SoC с массивом программируемой логики (FPGA) емкостью 660 тысяч логических элементов и аппаратным процессорным блоком (HPS) Dual-Core ARM Cortex A9 1.5 ГГц ;
  • Микросхемы памяти DDR4 - 1ГБ для FPGA  и DDR4 - 1 ГБ для HPS;
  • Сокет DDR4 SODIMM с предустановленным модулем памяти DDR4 - 1 ГБ;
  • 4 разъема SFP+, обеспечивающие суммарную пропускную способность до 40 Гб/с;
  • Разъем USB Type-C  для реализации интерфейсов USB 3.0  и Display Port TX;
  • Разъемы HDMI TX и HDMI RX;
  • Разъемы Gigabit Ethernet -2 шт. , SATA – 4 шт., адаптер PCIe x4;
  • Разъем FMC для подключения мезонинных плат расширения;
  • Разъемы SMA, кнопки, DIP-переключатели, LCD-индикатор.
Специально разработанный пакет поддержки OpenCL и наличие значительных аппаратных ресурсов позволяет использовать отладочный набор HAN Pilot Platform в приложениях, предназначенных для реализации высокопроизводительных вычислений, систем машинного зрения, высокоскоростной обработки видео и аналитики, и многих других.